XC6VLX75T-2FF784I 原盒原包
价格:面议
产品规格:
产品数量:
包装说明:
关 键 词:XC6VLX75T-2FF784I
行 业:仪器仪表 集成电路 IC集成电路
发布时间:2021-07-26
深圳市希罗斯科技有限公司作为全球可编程逻辑完整解决方案公司Xilinx的合作伙伴之一,长期致力于Xilinx在的销售与推广。我们拥有一手的产品资源、稳定的供货渠道以及优于代理的价格,与广大科研院所、电子工厂保持着长期、友好、稳定的合作关系。“品质至上·信誉”是公司信奉的理念,以客户需求为导向的经营宗旨!期待与国内外客户携手合作, 共谋发展!
优势产品系列:Artix-7/Kintex-7/Spartan-6/Kintex UltraScale/Virtex UltraScale/Virtex-7/ZYNQ Ultrascale/Zynq-700/国防级XQ系列/ 开发板及套件。
VCU128 开发板采用全新 Xilinx VU37P HBM FPGA,利用堆叠芯片互连将 HBM 裸片添加到封装基板上的 FPGA 裸片旁边。支持高带宽存储器(HBM) 的 Xilinx FPGA 是计算带宽问题(与在 PCB 上使用 DDR4 等并行内存相关)的明确解决方案。
VCU128 评估套件使用 Virtex UltraScale+ HBM FPGA, 面向快速原型设计应用而优化。
主要性能和优势
8GB 片上高带宽存储器 (HBM)
多个外部存储器接口(RLDRAM3、QDR-IV、DDR4)
4 个 32Gbps QSFP28 接口
PCIe Gen3 x16 & Gen4 x8
VITA 57.4 FMC+ 接口
10/100/1000 Mbps 以太网
特色 Xilinx 器件
包含 Virtex UltraScale+ XCVU37P-L2FSVH2892EES9837 FPGA
基于 Xilinx Zynq-7000 SoC 系列架构,广州创龙设计了一款适用于高速数据采集处理的核心板SOM-TLZ7x ,采用沉金无铅
工艺的 12 层板设计。
1.核心板简介:
基于 Xilinx Zynq-7000 SoC 高性能低功耗处理器,集成 PS 端单核/双核 Cortex-A9 ARM+ PL 端 Artix-7 架构可编程逻辑资源;
PS 端高主频可达 866MHz;
支持 USB 2.0、SDIO、千兆网等多种高速接口,同时支持 I2C、SPI 等常见接口;
支持两路 12bit MSPS ADC,多达 17 个差分输入通道;
多达 54 个复用 I/O 引脚,用于外设引脚分配;
PS 端可通过 EMIO 配置 PL 端 IO,支持共享内存,支持 PS 端和 PL 端数据协同处理;
PL 端可编程逻辑单元数量区间为 23K-85K,内部集成的 Block RAM 可达 4.9MByte;
可通过 PS 端配置及烧写 PL 端程序,且 PS 端和 PL 端可以立开发,互不干扰;
核心板体积极小,大小仅 62mm*38mm;
连接稳定可靠,采用工业级精密 B2B 常规连接器,保证信号完整性;
提供 PL 端与 PS 端的片内通信开发教程。
————————————————
版权声明:本文为CSDN博主「Tronlong_」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接/tronlong_/article/details/80594028
FPGA产品除了广泛被用在国防、航太、与基地台等多元垂直应用市场外,事实上还有一类应用情境是被芯片厂商用在芯片验证的开发流程上,目前以FPGA为基础的验证套件与工具,已被业界视为芯片设计环结上十分重要的一环。随着芯片开发的复杂度日益提升,却因各类终端应用的竞争加剧且碍于芯片必须及时因应市场需求,开发时间并未因此递增;换言之,每道设计环结若可进一步提升运算效能,就能将整体设计时间控制在一定范围内,这也是为何两大FPGA供应商要不断提升逻辑闸数量的FPGA产品来因应此一市场需求。
赛灵思宣布 Virtex UltraScale+ 系列产品再添的高速运算新成员 — Virtex UltraScale+ VU57P FPGA。这是一款新型高带宽内存(HBM)组件,能够在极快速度、低延迟和极低功耗需求下传输大量数据。新型 Virtex UltraScale+ VU57P FPGA 融合了一系列强大的功能,适用于数据中心及有线与无线通信中要求严苛的众多应用。
与DDR4等分离式标准型内存(discrete commodity memories)相比,赛灵思 Virtex UltraScale+ VU57P FPGA 的内存带宽和容量大幅提高,是延迟敏感型工作负载的绝佳选择,而在这些工作负载中,高速的数据传输量和快速内存是关键需求。它整合低功耗运算力与高达 460GB/s 的极高内存带宽和容量,同时采用的 PAM4 高速收发器,与主流 25G 收发器相比可实现两倍的传输速率。整合的 HBM 控制器和 AXI 埠交换器可提供对整个 16GB HBM 内存连续存取。
Virtex UltraScale+ HBM FPGA 的特别之处在于整合 AXI 埠交换器,可从任意 AXI 端口存取任意的内存位置,节省 25 万个查找表、37 万个正反器和超过 4W 的功耗。该交换器不但能够缩小设计尺寸、简化设计,而且还有助于达成时序收敛、加快产品的上市速度并降低营运成本(OPEX)。
此外,此款新组件还整合了高速连接,如采用 RS-FEC 模块的 100G 以太网络、150G Interlaken、PCIe Gen4 等,协助简化设计工作并加快上市速度。