XC18V01PCG20C datasheet
价格:面议
产品规格:
产品数量:
包装说明:
关 键 词:XC18V01PCG20C
行 业:仪器仪表 集成电路 IC集成电路
发布时间:2021-06-18
深圳市希罗斯科技有限公司作为全球可编程逻辑完整解决方案公司Xilinx的合作伙伴之一,长期致力于Xilinx在的销售与推广。我们拥有一手的产品资源、稳定的供货渠道以及优于代理的价格,与广大科研院所、电子工厂保持着长期、友好、稳定的合作关系。“品质至上·信誉”是公司信奉的理念,以客户需求为导向的经营宗旨!期待与国内外客户携手合作, 共谋发展!
优势产品系列:Artix-7/Kintex-7/Spartan-6/Kintex UltraScale/Virtex UltraScale/Virtex-7/ZYNQ Ultrascale/Zynq-700/国防级XQ系列/ 开发板及套件。
Virtex UltraScale+ HBM FPGA 的特别之处在于整合 AXI 埠交换器,可从任意 AXI 端口存取任意的内存位置,节省 25 万个查找表、37 万个正反器和超过 4W 的功耗。该交换器不但能够缩小设计尺寸、简化设计,而且还有助于达成时序收敛、加快产品的上市速度并降低营运成本(OPEX)。
此外,此款新组件还整合了高速连接,如采用 RS-FEC 模块的 100G 以太网络、150G Interlaken、PCIe Gen4 等,协助简化设计工作并加快上市速度。
适用赛灵思新款组件的应用包括:
● 运算加速:对数据进行预处理是实现佳效能的关键。Virtex UltraScale+ VU57P 不同于具备固定功能的操作数件,它拥有可自行调适的逻辑和 460GB/s 的 HBM 带宽,能够选择、转换和整理数据,从而为目标加速器进行输入优化。使用其高速 PAM4 收发器,赛灵思新款 FPGA 可大化传输量和系统效能。
● 新一代防火墙:网络营运商需要不间断且强大的网络可用性,在保障数据安全并防止恶意软件攻击企业网络的前提下实现智能管理。Virtex UltraScale+ VU57P FPGA 凭借线路速率下数以万计的并行会话(session),为实现多层网络安全提供优异的可扩展性。透过 16GB HBM,安全应用在缓冲和重新排序网络流的同时能够管理多个查找表。58G PAM4 收发器支持新的光通讯标准,可实现新一代防火墙所需的更高传输量。
● 具备 QoS 功能的交换器和路由器:配 备16GB HBM 的 Virtex UltraScale+ VU57P FPGA 可透过用于 QoS 功能的 400G 数据路径工作流程和流量管理员提供 Nx400G / 200G / 100G / 50G 交换。58G PAM4 收发器能够使用新的光通讯标准建立连接,将外部组件的传输率提高一倍。查找表和流量管理员队列则在 HBM DRAM 内执行。因为设计中充分考虑了功耗和散热的需求,基于 Virtex UltraScale+ VU57P FPGA 的交换器和路由器能够选择无盖封装,以较简单的散热方式达到更能,这对于数据中心和电信基础设施具有重要意义。
Zynq-7000 器件配备双核 ARM Cortex-A9 处理器,该处理器与基于 28nm Artix-7 或 Kintex®-7 的可编程逻辑集成,可实现优异的性能功耗比和大的设计灵活性。Zynq-7000 具有高达 6.25M 的逻辑单元以及从 6.6Gb/s 到 12.5Gb/s 的收发器,可为多摄像头驾驶员系统和 4K2K 超高清电视等大量嵌入式应用实现高度差异化的设计。
Zynq-7000 SoC 系列集成 ARM 处理器的软件可编程性与 FPGA 的硬件可编程性,不仅可实现重要分析与硬件加速,同时还在单个器件上高度集成 CPU、DSP、ASSP 以及混合信号功能。Zynq-7000 系列包括单核 Zynq-7000S 器件和双核 Zynq-7000 器件,是单位功耗性价比高的全面可扩展的 SoC 平台,可充分满足您的特应用需求。
Zynq-7000系列产品特性:
1.更智能 & 优化 & 安全的解决方案
实现差异化、分析和控制功能的创新型 ARM + FPGA 架构
巨大的 OS、中间件、协议栈、加速器和 IP 生态环境
多级别的软硬件安全
2.无与伦比的集成、高性能和低功耗
通过集成功能交付实际上的全可编程平台
通过精心优化的架构提供系统级性能
为交付低系统功耗而精心设计
3.业经验证的生产力
灵活、可扩展的平台,实现大重复使用和佳 TTM
设计工具、 C/C++、Open CL 设计抽象
丰富的软硬件设计工具、SoM、设计套件和参考设计产品组合
————————————————
版权声明:本文为CSDN博主「Tronlong_」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接/tronlong_/article/details/80594028
赛灵思宣布 Virtex UltraScale+ 系列产品再添的高速运算新成员 — Virtex UltraScale+ VU57P FPGA。这是一款新型高带宽内存(HBM)组件,能够在极快速度、低延迟和极低功耗需求下传输大量数据。新型 Virtex UltraScale+ VU57P FPGA 融合了一系列强大的功能,适用于数据中心及有线与无线通信中要求严苛的众多应用。
与DDR4等分离式标准型内存(discrete commodity memories)相比,赛灵思 Virtex UltraScale+ VU57P FPGA 的内存带宽和容量大幅提高,是延迟敏感型工作负载的绝佳选择,而在这些工作负载中,高速的数据传输量和快速内存是关键需求。它整合低功耗运算力与高达 460GB/s 的极高内存带宽和容量,同时采用的 PAM4 高速收发器,与主流 25G 收发器相比可实现两倍的传输速率。整合的 HBM 控制器和 AXI 埠交换器可提供对整个 16GB HBM 内存连续存取。
Virtex UltraScale+ HBM FPGA 的特别之处在于整合 AXI 埠交换器,可从任意 AXI 端口存取任意的内存位置,节省 25 万个查找表、37 万个正反器和超过 4W 的功耗。该交换器不但能够缩小设计尺寸、简化设计,而且还有助于达成时序收敛、加快产品的上市速度并降低营运成本(OPEX)。
此外,此款新组件还整合了高速连接,如采用 RS-FEC 模块的 100G 以太网络、150G Interlaken、PCIe Gen4 等,协助简化设计工作并加快上市速度。
Xilinx ZYNQ 7000 系列( ZYNQ xc7z030 )是集成ARM+FPGA 的异构芯片, 其中处理系统 ( PS ) 代表ARM 部分,可编程逻辑( PL )代表 FPGA 部分。PL 部分使用 Aurora IP 实现光纤高速串行数据接收, 通过 PS与 PL 间 的 AXI_HP 接 口 将 数 据 写 入 PS 挂 载 的DDR3 。PS 部分移植 Linux 系统,存储于串行接口( SPI ) Flash , 在 Linux 系统下使用 C 语言编程实现轮询数据可读标识、读取 DDR3 数据并通过 TCP/IP 实现数据发送,兴趣数据可存储于 eMMC 芯片中,通过安全文件传送协议( SFTP )将文件读出。