


价格:0.90起
0
联系人:
电话:
地址:
通过配置支持以下差分标准· LVDS,Bus-LVDS, MLVDS, RSDS, LVPECL· 支持热插拔· 可配置上拉/下拉模式· 片内100欧姆差分电阻时钟资源· 针对高速I/O接口设计的2路IOCLK· 16路全局时钟· 多支持4个PLLs用于频率综合· 5路时钟输出· 分频系数1到128· 支持5路时钟输出级联· 动态相位选择配置模式· 主模式串行SPI (MSPI)· 从模式串行 (SS)· 主模式并行x8 (MP)· 从模式并行x8 (SP)· JTAG模式 (IEEE-1532)每个芯片拥有的64位DNABSCAN· 兼容IEEE-1149.1嵌入式硬核IP· ADC·8比特逐次逼近寄存器型(SAR)·8个模拟输入·1MHz采样速率(MSPS)· 集成电压监控模块· 内置环形振荡器具有低功耗、低成本、高性能等特点。丰富的LUT、DSP、BRAM、高速差分IO等资源,强大的引脚兼容替换性能。在工业控制、通信接入、显示驱动等领域可有效帮助用户提升性能、降低成本。支持分布式和嵌入式存储器• 支持35 Kbits分布存储器• 支持700Kbits 嵌入块存储器• 容量块存储器9K和32K,可配置为真双口,多种组合模式,FIFO控制逻辑• 额外128Kbits、256Kbits存储器支持源同步输入/输出接口• 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式灵活的逻辑结构· 8640个 LUTs,用户IO数量从60到184个低功耗器件· 先进的65nm低功耗工艺· 静态功耗低至4mA支持分布式和嵌入式存储器· 支持500Kbits 嵌入块存储器· 嵌入块存储器容量9 Kbits,可配置为真双口,8Kx1到512x18模式· 支持70 Kbits分布存储器· FIFO控制逻辑