PA8159FPGA PSC5425E
价格:0.90起
产品规格:
产品数量:
包装说明:
关 键 词:PA8159FPGA
行 业:电子 LED/光电子 光敏元器件
发布时间:2020-05-19
支持分布式和嵌入式存储器
? 支持35 Kbits分布存储器
? 支持700Kbits 嵌入块存储器
? 容量块存储器9K和32K,可配置为真双口,多种组合模式,FIFO控制逻辑
? 额外128Kbits、256Kbits存储器支持
源同步输入/输出接口
? 输入/输出单元包含DDR寄存器支持DDRx1、DDRx2模式
通过配置支持以下差分标准
· LVDS,Bus-LVDS, MLVDS, RSDS, LVPECL
· 支持热插拔
· 可配置上拉/下拉模式
· 片内100欧姆差分电阻
时钟资源
· 针对高速I/O接口设计的2路IOCLK
· 16路全局时钟
· 多支持4个PLLs用于频率综合
· 5路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位选择
配置模式
· 主模式串行SPI (MSPI)
· 从模式串行 (SS)
· 主模式并行x8 (MP)
· 从模式并行x8 (SP)
· JTAG模式 (IEEE-1532)
每个芯片拥有的64位DNA
BSCAN
· 兼容IEEE-1149.1
嵌入式硬核IP
· ADC
·8比特逐次逼近寄存器型(SAR)
·8个模拟输入
·1MHz采样速率(MSPS)
· 集成电压监控模块
· 内置环形振荡器
高性能,灵活的输入/输出缓冲器
· 可配置支持以下单端标准
· LVTTL,LVCMOS(3.3/2.5/1.8V/1.5/1.2V)
· PCI
· 可配置支持以下差分标准
· LVD,Bus-LVDS,MLVDS,RSDS,LVPECL
· BANK 0 和 2 支持 True LVDS 输出,所有 BANK 均支持单端和差分输入
· 支持热插拔
· 片内100欧姆差分电阻
.可配置支持上拉下拉模式
.兼容5V输入
可配置逻辑模块(PLBs)
? 优化的LUT4/LUT5组合设计
? 双端口分布式存储器
? 支持算数逻辑运算
? 快速进位链逻辑
高性能,灵活的输入/输出缓冲器
可配置支持以下单端标准
- LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
- PCI
通过配置支持以下差分标准
- LVDS,Bus-LVDS,MLVDS,RSDS,LVPECL
-/gbahfib/-